Jitter-reduction and pulse-width-distortion compensation circuits for a 10Gb/s burst-mode CDR circuit

Jun Terada, Yusuke Ohtomo, Kazuyoshi Nishimura, Hiroaki Katsurai, Shunji Kimura, Naoto Yoshimoto

研究成果: Chapter in Book/Report/Conference proceedingConference contribution

16 被引用数 (Scopus)
本文言語英語
ホスト出版物のタイトル2009 IEEE International Solid-State Circuits Conference - Digest of Technical Papers, ISSCC 2009
DOI
出版ステータス出版済み - 9 25 2009
外部発表はい
イベント2009 IEEE International Solid-State Circuits Conference ISSCC 2009 - San Francisco, CA, 米国
継続期間: 2 8 20092 12 2009

出版物シリーズ

名前Digest of Technical Papers - IEEE International Solid-State Circuits Conference
ISSN(印刷版)0193-6530

会議

会議2009 IEEE International Solid-State Circuits Conference ISSCC 2009
Country米国
CitySan Francisco, CA
Period2/8/092/12/09

All Science Journal Classification (ASJC) codes

  • Electronic, Optical and Magnetic Materials
  • Electrical and Electronic Engineering

引用スタイル