Parallelism control scheme in a dataflow architecture

Shigeru Kusakabe, Takahide Hoshide, Rin-Ichiro Taniguchi, Makoto Amamiya

研究成果: 書籍/レポート タイプへの寄稿会議への寄与

抄録

We propose execution control scheme to realize an efficient multi-processing environment in dataflow architecture. With a unified software and hardware mechanism, we can detect states of processes at run time, which are treated as control information. We control the process level parallelism according to the hardware capacity, and virtualize high speed memory in dynamic data-driven computation where context changes in every instruction execution. We apply this scheme to the Datarol architecture, an optimized version of dynamic dataflow architecture, and evaluate them through software simulation.

本文言語英語
ホスト出版物のタイトルParallel Processing
ホスト出版物のサブタイトルCONPAR 1992 ─ VAPP V - 2nd Joint International Conference on Vector and Parallel Processing, Proceedings
編集者Luc Bouge, Michel Cosnard, Yves Robert, Denis Trystram
出版社Springer Verlag
ページ743-748
ページ数6
ISBN(印刷版)9783540558958
DOI
出版ステータス出版済み - 1月 1 1992
イベント2nd Joint International Conference on Vector and Parallel Processing, CONPAR 1992 - Lyon, フランス
継続期間: 9月 1 19929月 4 1992

出版物シリーズ

名前Lecture Notes in Computer Science (including subseries Lecture Notes in Artificial Intelligence and Lecture Notes in Bioinformatics)
634 LNCS
ISSN(印刷版)0302-9743
ISSN(電子版)1611-3349

その他

その他2nd Joint International Conference on Vector and Parallel Processing, CONPAR 1992
国/地域フランス
CityLyon
Period9/1/929/4/92

!!!All Science Journal Classification (ASJC) codes

  • 理論的コンピュータサイエンス
  • コンピュータ サイエンス(全般)

フィンガープリント

「Parallelism control scheme in a dataflow architecture」の研究トピックを掘り下げます。これらがまとまってユニークなフィンガープリントを構成します。

引用スタイル